PADS Professional
PADS最高階的套裝,適合需要處理一切的工程師
? 處理最復雜的挑戰,更好更快
? 使用Xpedition技術提供了無可比擬的性能及超值的價格
? 增加跨越PCB設計和FPGA協同設計效率
? 使用HyperLynx提供信號/電源完整性和熱分析和驗證設計
? 功能強大且易于使用的功能,包括集成射頻,草圖布線和真正的3D設計
圖1
原理圖設計
原理圖設計輸入和使用的完整解決方案 。
PADS原理圖輸入環境提供了一個完整的原理圖設計解決方案使您的原理簡單,快速的輸入和定義。集成的桌面,使工程師能夠在一個單一的環境中執行每一個關鍵的設計制作任務。它提供了所需的電路設計與仿真,元件選擇,庫管理和信號完整性的一切規劃。直觀的項目和設計導航,完整的層次支持,以及先進的工具的設計規則和屬性管理幫助您實現PCB的設計目標。
管理資源和提高生產效率
提高效率和生產力原理促成類似元件管理,全面向前和向后標注布局,以及信號完整性分析有直接的聯系。
您可以在原理圖設計階段的早期設置和驗證您的設計約束??焖僭L問庫的內容使得搜索,位置和簡易驗證新的符號。高水平自動化,結合先進的圖形和擴展的工具提示,可以很容易和有效地使用PADS,無論您是經?;蚺R時用戶。
設計重用和派生設計的支持,從而降低產品的時間推向市場,提高了產品質量,降低產品成本。
集成和可擴展性
直觀,高度可擴展的,PADS提供了一個高效的設計環境,縮短設計周期。深入,集成能力于設計輸入,元件信息管理,設計派生,分析和驗證。
? 一次性輸入和復用,以加快發展
? 使用層次化設計可復用設計模塊,縮減設計時間
? 輕松連接到元件數據庫快速搜索元件
? 驗證及更新設計于原理圖和布局之間
? 交互,向后標注和更多
層次化設計定義環境
輸入您的設計在一個地方以及多圖頁,約束和仿真。

圖2
通過元件的信息管理一體化智能地選擇元件
從常用的元件數據庫搜索并選擇。

圖3
基于表格的設計的互連編輯器用于多管腳輸出元件如FPGA,連接器和背板
快速制定大型元件互連接無需要使用多頁符號的麻煩,確定大型設備交涉 。

圖4
Layout (布線)
PADS Professional
layout工具相結合的易于使用及具有高度自動化功能,為工程師提供了出色的操控環境下創造最復雜的設計。
草圖布線器(Sketch Router)的技術結合了強大自動布線能力及卓越的性能的交互式編輯操作, 生產出高品質的成果。
一個完全集成的2D/3D環境讓您解決在PCB布局達至電子及機械優化的挑戰,以消除成本高昂,后期的重新設計。元件的規劃和布局可以在2D或3D完成,結合逼真的3D元件,電路板的結構和外殼。
功能
3D Layout(布線)和MCAD協作
自動布局規劃和管理
自動輔助互動草圖布線
射頻/模擬/數字/嵌入式協同設計
約束驅動的布線和高速網絡調整
制造優化
Layout video link
集成2D/3D編輯環境
縮短設計周期,而無需學習新的工具,使用相同的選擇,規劃和布局功能。

圖5
布局規劃和管理
快速可視化和實施工程師的設計意圖,以產生最佳的元件布局。

圖6
自動輔助交互草圖布線技術
草圖布線提供了一套高度集成化的自動選路功能,包括草圖布線器Sketch Router,實時導線布線。這些工具方便的自動布線體驗,其中包括直觀的用戶控制,高品質和卓越的性能。
圖7
Layout video link
正確的按建構設計方法
提高整體效率和質量,減少耗時的規則違反清理,并確保設計是整個設計過程中正確的,這樣就可以第一次便得到正確的

圖8
滿足您最重要的設計挑戰
提供所有設計人員需要處理復雜的設計挑戰,包括差分對布線,網絡優化,制造優化,柔性電路,嵌入式無源和活性,射頻電路和微通孔技術的工具。

圖9
約束管理
集成約束管理,正確按施工圖設計
PADS Professional可以幫助您保持越來越密集,復雜的PCB設計,嚴格約束的設計規則。手冊文檔,轉換和這些規則解釋往往造成更長的產品開發周期和成本的增加。 PADS專業采用Xpedition提供的,完全集成的約束驅動的設計方法,降低了設計成本和時間將產品推向市場的自動化設計規則的溝通和消除不必要的印刷電路板原型和返工。
布局約束簡單的定義
輕松輸入多層次的設計規則,以確保您的PCB滿足電氣和制造要求的關鍵設計規則。約束環境,設計輸入和布局確保設計意圖之間的雙向交叉探測,突出顯示和選擇是正確,有效地輸入并堅持。
約束管理器支持定義的電氣和物理約束和驗證在一個環境中,省去了單獨的數據庫,并簡化復雜的約束輸入過程,同時提高設計精度。
? 一次性輸入約束,傳播到整個設計流程
? 精確地控制類,網絡,組,引腳對,和采用多層次化的規則
? 確保線路滿足高速規則的性能要求
? 巢約束在設計流程更有效的路由控制
? 定義高速規則匹配的長度,差分對,最大/最小長度及更多
集成約束輸入工具,給予性能和可制造
提供共同約束的編輯,并從設計輸入,通過PCB布線交叉探測。

圖10
相關聯對話框(Context-sensitive)的約束輸入
更新約束很容易從原理圖或PCB布局編輯器中。

圖11
分析及驗證
高性能設計的PCB仿真解決方案
PADS Professional提供了一套完整的分析和驗證軟件,搭載HyperLynx技術,以滿足PCB硬件工程師在電路板設計流程的任何需求。易于使用,裝備HyperLynx的PCB工程師能夠有效地分析,解決,并驗證關鍵的要求,以避免代價高昂的返工。 實現更大的創新,更快地將產品推向市場,并降低了成本。
模擬仿真
全板功能仿真可使用包括SPICE,VHDL,Verilog和其他業界標準語言。
內置的波形顯示和分析引擎經由多個光標和交互式事件搜索,建立特別圖示和圖表,和波形后處理使過渡點之間的測量。仿真和PCB設計在單一平臺下有助于消除設計抄寫錯誤,并加速對您的產品到市場的時間。

圖12
信號完整性
分析信號完整性問題,其中包括串擾,過沖,下沖,振鈴和時序問題于設計前期,以避免代價高昂的返工。緊密集成設計流程 - 從原理圖設計到最后的版圖驗證。
具有快速,方便,準確的信號完整性分析的結果,設計人員能夠有效地管理規則的探索,定義和驗證,確保工程意圖完全實現。精確的傳輸線模型被支撐,包括線路阻抗,耦合和損耗。終端向導建議最佳的終端策略,因為它掃描不同值的元件,走線的幾何形狀和長度,和驅動程序設置。

圖13
熱分析
快速,精確的3D建模和PCB布局布線的熱仿真??焖俨檎以?/span>PCB熱點,有效地利用有效的“假設”分析元件布局,層疊的設計和機械冷卻技術。分析所有主要的傳熱機制,包括對流,傳導和輻射。

圖14
項目數據管理
建立和管理元件和自動化檔案管理
庫集成管理可在整個設計過程中建立和管理元件和自動化檔案管理,減少手動備份創建的開銷。
庫創建和編輯
在復雜的PCB系統,中央庫需要管理各方面,從邏輯到物理元件數據。中央庫匯集了符號(邏輯視圖),封裝(物理幾何),焊盤棧(padstack)和邏輯到物理管腳映射(元分數據),在一個中心的管理系統下管理元件。
檔案創建和管理
PADS Professional的歸案管理是自動創建和恢復設計和項目備份的完整和有效的方法。使用存儲庫為基礎的存儲機制,存檔瀏覽器是用來查看和管理庫的內容,并包含文件夾,項目和多個存檔??焖?,輕松地搜索庫的內容,以確定原理圖和布線圖形瀏覽,批注/標記,比較,并產生更詳細的設計審查設計的具體報告。
提供了一個可視導航樹審查元件關聯
提供單一輸入點創造邏輯到PCB元件數據的物理映射的所有元素。

圖15
集成符號(symbol),封裝(cell),焊盤棧(padstack)和元件(part)編輯器
提供內置的一致性檢查和驗證。
圖16
使用歸檔瀏覽器來查看和管理保管庫的內容
打開圖形視圖化的原理圖和PCB布局,創建報告,運行設計的比較,并啟動設計創作工具。

圖17
綜合紅線和標記功能進行設計審查
使用智能紅線添加信息和意見在圖形視圖之間交叉探測,以及所有報告和標記。

圖18
生產準備
在生產前確保您的設計是可制造的
PADS Professional集成制造準備的環境可以幫助您優化產品質量,減少周期時間和成本。設計人員可以在板或面板創建文檔和生產資料輸出。與Layout的緊密集成,確保了Layout過程中所做的更改會反映在制造圖紙上。
PADS Professional與Valor NPI緊密的集成,并發切換到Valor進行DFM驗證和優化制造,使用ODB
++格式,以確保所有的制造數據被包括和同步,以及設計意圖被保持。其他CAM格式和報告,包括Gerber,NC Drill,和取放,也支持。
靈活,詳細視圖
選擇性地顯示的PCB板或面板設計的一個特定區域的詳細和/或縮放圖。

圖19
銅平衡
創建銅均衡的PCB設計和面板的設計。

圖20
與PADS Layout集成
制造準備可以繼續與最終Layout平行編輯。

圖21
配置
電源完整性分析
準確的配電網絡模型通過PCB設計過程,分析電壓降,并確定在布局中過大的電流密度區。
確定會干擾電路板設計邏輯的潛在電源完整性問題,并在一個易于使用,調查,“假設”環境下,驗證解決方案 。直觀的工具,使您能夠快速,準確地分析電源完整性,無需像其他電源通電源完整性分析產品要通過陡峭的學習。

圖22
DDRx設計
查找并修復弱點于DDR2/ 3/4和LPDDR2/ 3/4的設計在使用DDRX向導只需點擊幾下。此工具簡化了設置和驗證DDR-協議存儲系統,包括時間安排。它還支持從消費類移動設備(包括LPDDR4)至DDR4 SDRAM芯片的高端服務器中發現LPDDR為基礎的設計所有流行的DDRX設計標準。執行預布局分析以確定最佳的拓撲,或進行后布局分析來驗證任何于單或多板系統。

圖23
電氣DRC
內置強大的DRC規則允許您掃描和電氣規則檢查,包括潛在的EMI / EMC,信號完整性和電源完整性問題。
一個直觀的,易于使用的圖形界面,及可產生一個由用戶選擇可顯示在電子表格格式并排序的結果。此外,規則檢查可用于快速篩查網使用仿真進一步分析。進行全面的板設計評審采用標準的DRC檢查,包括走線穿越分裂,參考平面的變化,屏蔽,過孔檢查。
圖24
FPGA / PCB協同設計
FPGA / PCB協同設計,集成了I / O優化和合成。
隨著FPGA的對現在接近于的ASIC和SoC的復雜性,系統設計人員必須考慮更先進的FPGA實現流程。先進的合成技術為一體的中立綜合性FPGA供應商的設計環境的一部分,使特定架構的優化,充分利用和充分利用每一個FPGA器件的具體架構特性讓您滿足設計要求。
FPGA I/ O優化提供了大量易于使用的創建功能,全力支持原理圖和PCB工程師與FPGA上的電路板集成。此外,并行設計方法提供更高的精確度和速度。正確按建構的FPGA I/ O分配允許在PCB的設計過程中管腳交換和布局的I/ O優化,以顯著減少時間對市場的PCB系統和制造成本,在當今快節奏和不斷變化的設計環境絕對是關鍵
? 通過從一個連續的過程改變成一個并發流程,減少整個產品設計周期
? 通過減少PCB板信號層降低PCB制造成本
? 消除PCB返工,使過期FPGA符號使用于PCB上不再復現
? 利用高速性能優化
? 消除由于PCB創建和維護FPGA符號(多個)的相關成本
在PCB方面優化FPGA I / O
快速,高效的FPGA / PCB協同設計流程。

圖25
方便快捷的PCB符號和原理圖的創建
快速轉換的FPGA設計到PCB電路圖這是Layout準備。

圖26
提高I / O精度
減少PCB層數,縮短走線,減少過孔。

圖27
先進的合成技術,廠商中立的環境
使每個FPGA器件能在特定的架構進行優化。

圖28